4位元右移位暫存器CPLD_20231219_shift_R_4bits
------------------------------------------
4位元右移位暫存器CPLD_20231219_shift_R_4bits part1
課本368頁
輸入
P18_SW3_S8_555P3_CK
P4_SW-PB_S2_START (低位作動改高位作動加not)
輸出(高位作動)
P41_LED1_Q1
P40_LED2_Q2
P39_LED3_Q3
P37_LED4_Q4
打開quartus
關掉舊專案
file, close project
建立新專案
file, new project wizard
next
位置
桌面(老師SD卡),學號(老師class1110XX)
建立新資料夾
CPLD_20231219_shift_R_4bits
進入CPLD_20231219_shift_R_4bits資料夾
open
專案名稱CPLD_20231219_shift_R_4bits
next
next
MAX3000A
EPM3064ALC44-10
next
next
finish
建立邏輯電路規劃
file, new
block diagram/schematic file
ok
另存新檔
file, save as
檔名預設
save
老師要檢查
1.專案名稱
2.邏輯電路規劃名稱
------------------------------------------
------------------------------------------
4位元右移位暫存器CPLD_20231219_shift_R_4bits part2
回到quartus
輸入input
P18_SW3_S8_555P3_CK
P4_SW-PB_S2_START (低位作動改高位作動加not)
P41_LED1_Q1
P40_LED2_Q2
P39_LED3_Q3
P37_LED4_Q4
叫出dff x4
CK接起來
START接起來
Q1, Q2, Q3, Q4接起來
如圖
存檔
編譯
編腳位
燒錄
測試
老師檢查
1.紅板作動方式,CK設非常慢,要來的及拍照
2.完成4位元右移位暫存器表格
3.拍照,共7狀態
4.作PPT,轉PDF再傳給老師
------------------------------------------
------------------------------------------
4位元右移位暫存器CPLD_20231219_shift_R_4bits part3
附加電路,解彈跳
回到
CPLD_20231219_shift_R_4bits
叫出DFF
叫出輸入
P43_GCLK_4MHz
除頻74294
GCLK_4MHz接CLK2
74294_C接地 (4MHz / 2048)
得到GCLK2_2k
將GCLK2_2k接在P18_SW3_555P3_CK dff的CK得到CK
將CK送入另外4個dff的CK
------------------------------------------
------------------------------------------
4位元右移位暫存器CPLD_20231219_shift_R_4bits part4操作影片
謝謝廖東濬同學
改成8位元了。
------------------------------------------
留言
張貼留言